編號 |
P099085 |
單位系所 |
電子工程學系 |
技術名稱 |
系統匯流排之仲裁裝置 |
簡介 |
一種系統匯流排之仲裁裝置,適用於仲裁複數個外部裝置請求使用複數系統匯流排以存取另一裝置時的順序,其包含:一連接於該等外部裝置並接收該等裝置提出的請求以進行仲裁之第一仲裁單元、一連接於該第一仲裁單元以進行二次仲裁之第二仲裁單元,及一判斷目前系統匯流排的使用狀態以將其中一系統匯流排的使用權設定給可以進行存取的外部裝置使用之輸出處理單元。 |
教師名稱 |
黃有榕 |
智慧財產權型式 |
patent pending |
專利証號 |
I 385528 |
可應用範圍/領域 |
目前侷限於單一演算法以作為不同應用的仲裁演算法,將會使得匯流排的資源無法適當被利用,進而影響整體系統的效能,舉例來說,在現今的行動電話中,因為附有其他影音功能,如:音樂播放、拍照、照片/短片瀏覽等各式不同功能的應用,當使用最高優先演算法作為行動電話中系統匯流排的仲裁演算法時,則其內部的相關功能元件將會被分別預先設定一由高而低的優先權,因為行動電話最重要的功能就是撥打或接收電話,因此假設行動電話內的基頻(Baseband)裝置具有最高優先權、彩色數位訊號
處理(CDSP)裝置次之、MP3 解碼裝置再次之等,然而,當使用者欲利用行動電話播放音樂時,MP3 解碼裝置使用系統匯流排的時機可能會因為其優先權較低而造成取得系統匯流排的機會較少,導致音樂播放的過程並不順遂。
專 |
特色/優點 |
針對目前市面上單一匯流排在多 Master 上傳輸的瓶頸加以修改,本發明使仲裁器能夠支援多層架構,大幅提昇傳輸效率外也保有原本彈性變化的優點。 |
推廣及運用價值 |
本發明為一具有可組態(reconfigurable)之仲裁器運用於系統單晶片多層匯流排(On-Chip Bus; OCB)架構來達到有效增加系統效能。可組態之仲裁器兼具動靜態混合演算法,內含一可組態控制器,透過此可組態控制器來設定其演算法,使得在各種不同傳輸資料分佈下,可達到最佳仲裁效率。 |
參考文件 |
|